- Taliansky jazyk
Progetto di divisore flessibile multibanda con clock a bassa potenza a fase singola
Autor: K. Shashidhar
Il sintetizzatore di frequenza utilizza un prescaler come riportato nel divisore del primo stadio, ma il divisore consuma energia. La maggior parte dei sintetizzatori di frequenza IEEE 802.11a / b / g impiegano divisori SCL come primo stadio, mentre i latches... Viac o knihe
Na objednávku
50.85 €
bežná cena: 56.50 €
O knihe
Il sintetizzatore di frequenza utilizza un prescaler come riportato nel divisore del primo stadio, ma il divisore consuma energia. La maggior parte dei sintetizzatori di frequenza IEEE 802.11a / b / g impiegano divisori SCL come primo stadio, mentre i latches dinamici non sono ancora adottati per sintetizzatori multibanda. In questo documento, viene proposto un divisore dinamico, flessibile Logic multibanda integer-N basato sulla topologia pulse-swallow che utilizza un prescaler a bassa potenza a banda larga 2/3 e un prescaler a banda larga multi modulo 32/33/47/48. Il divisore utilizza anche una cella migliorata a bassa potenza per il contatore caricabile a T-bit di inghiottire. Un divisore Logic multibanda dinamico e flessibile integer-N è progettato che utilizza il prescaler a banda larga 2/3, il prescaler multimodulo 32/33/47/48. Poiché la frequenza operativa massima di 6,2 GHz, ha il prescaler multimodulo 32/33/47/48; Programmare i valori dei contatori (P) e Swallow (S) può effettivamente essere programmato per dividerlo su tutta la gamma di frequenze. I contatori P e S sono programmati di conseguenza. Il divisore flessibile multibanda proposto utilizza anche una bit-cell caricabile migliorata per Swallow - contatore e consuma una potenza di 0,96 e 2,2 MW, rispettivamente forniscono una soluzione al sintetizzatore PLL a bassa potenza
- Vydavateľstvo: Edizioni Sapienza
- Rok vydania: 2021
- Formát: Paperback
- Rozmer: 220 x 150 mm
- Jazyk: Taliansky jazyk
- ISBN: 9786203993363