• Taliansky jazyk

SISTEMI DI MEMORIE IBRIDE DI CLASSE DI STOCCAGGIO

Autor: Y. Lavanya

In questo progetto viene implementato il progetto di un sistema sicuro di doppio controllo di integrità utilizzando memorie ibride di classe di memorizzazione. Fondamentalmente, i chip integrati sono molto complicati per aumentare la densità del chip e diminuire... Viac o knihe

Na objednávku

36.99 €

bežná cena: 41.10 €

O knihe

In questo progetto viene implementato il progetto di un sistema sicuro di doppio controllo di integrità utilizzando memorie ibride di classe di memorizzazione. Fondamentalmente, i chip integrati sono molto complicati per aumentare la densità del chip e diminuire la dimensione del chip. Quindi per superare questo array SCM è implementato. Il gestore della migrazione gestirà le memorie come la memoria non volatile e la memoria dinamica ad accesso casuale. Il banco di controllo della memoria controllerà i dati salvati in seguito al gestore NVM e DRAM. Ora, questi dati salvati saranno mischiati usando il controller della doppia integrità. In questo le operazioni di lettura e scrittura vengono eseguite in base al W-SCM e R-SCM. Alla fine i dati ottenuti saranno salvati nel banco di memoria cache. Quindi dai risultati si può osservare che l'SCM ibrido ridurrà il ritardo in modo efficace.PAROLE CHIAVE: Memoria ad accesso casuale (RAM), SCM (Storage Class Memories), Dynamic Random Access Memory (DRAM), Non Volatile Memory (NVM), W-SCM (Write Storage Class Memories) e R-SCM (Read Storage Class Memories).

In questo progetto viene implementato il progetto di un sistema sicuro di doppio controllo di integrità utilizzando memorie ibride di classe di memorizzazione. Fondamentalmente, i chip integrati sono molto complicati per aumentare la densità del chip e diminuire la dimensione del chip. Quindi per superare questo array SCM è implementato. Il gestore della migrazione gestirà le memorie come la memoria non volatile e la memoria dinamica ad accesso casuale. Il banco di controllo della memoria controllerà i dati salvati in seguito al gestore NVM e DRAM. Ora, questi dati salvati saranno mischiati usando il controller della doppia integrità. In questo le operazioni di lettura e scrittura vengono eseguite in base al W-SCM e R-SCM. Alla fine i dati ottenuti saranno salvati nel banco di memoria cache. Quindi dai risultati si può osservare che l'SCM ibrido ridurrà il ritardo in modo efficace.

PAROLE CHIAVE: Memoria ad accesso casuale (RAM), SCM (Storage Class Memories), Dynamic Random Access Memory (DRAM), Non Volatile Memory (NVM), W-SCM (Write Storage Class Memories) e R-SCM (Read Storage Class Memories).

  • Vydavateľstvo: Edizioni Sapienza
  • Rok vydania: 2021
  • Formát: Paperback
  • Rozmer: 220 x 150 mm
  • Jazyk: Taliansky jazyk
  • ISBN: 9786203791051

Generuje redakčný systém BUXUS CMS spoločnosti ui42.