• Francúzsky jazyk

Conception d'une SRAM à faible fuite

Autor: Rajan Prasad Tripathi

La plupart des recherches sur la consommation d'énergie des circuits se sont concentrées sur la puissance de commutation et la puissance dissipée par le courant de fuite a été un domaine relativement mineur. Cependant, dans le processus VLSI actuel, le courant... Viac o knihe

Na objednávku, dodanie 2-4 týždne

36.99 €

bežná cena: 41.10 €

O knihe

La plupart des recherches sur la consommation d'énergie des circuits se sont concentrées sur la puissance de commutation et la puissance dissipée par le courant de fuite a été un domaine relativement mineur. Cependant, dans le processus VLSI actuel, le courant sous le seuil devient l'un des principaux facteurs de la consommation d'énergie, en particulier dans les mémoires haut de gamme. Pour réduire la puissance de fuite dans la SRAM, la méthode de gestion de la puissance peut être appliquée et l'une des principales techniques de gestion de la puissance est l'utilisation de transistors de veille pour contrôler le courant de sous-seuil. Dans ce projet, des tensions de seuil doubles sont adoptées ; les cellules SRAM normales ont des tensions de seuil inférieures et les tensions de seuil supérieures contrôlent les transistors dormants. La taille des transistors dormants peut être choisie en fonction du courant le plus défavorable et est appliquée à chaque bloc.

  • Vydavateľstvo: Editions Notre Savoir
  • Rok vydania: 2023
  • Formát: Paperback
  • Rozmer: 220 x 150 mm
  • Jazyk: Francúzsky jazyk
  • ISBN: 9786205915264

Generuje redakčný systém BUXUS CMS spoločnosti ui42.