• Francúzsky jazyk

Conception numérique de SDRAM sur Verilog

Autor: Abhishek Kumar

Concevoir une mémoire dynamique synchrone à accès aléatoire (SDRAM) de 8 MB x 16 x 4-BAnk (512 MB) en utilisant le langage de description du matériel Verilog, qui peut être utilisé dans n'importe quelle application basée sur la mémoire. Aujourd'hui, les... Viac o knihe

Na objednávku, dodanie 2-4 týždne

36.99 €

bežná cena: 41.10 €

O knihe

Concevoir une mémoire dynamique synchrone à accès aléatoire (SDRAM) de 8 MB x 16 x 4-BAnk (512 MB) en utilisant le langage de description du matériel Verilog, qui peut être utilisé dans n'importe quelle application basée sur la mémoire. Aujourd'hui, les ordinateurs, ainsi que d'autres systèmes électroniques qui nécessitent de grandes quantités de mémoire, utilisent des DRAM pour la mémoire de base. En raison de la structure unique des cellules de transistor de la DRAM, des réseaux de mémoire extrêmement denses peuvent être construits dans un seul dispositif occupant un encombrement relativement faible. La DRAM conventionnelle est contrôlée de manière asynchrone, ce qui oblige le concepteur du système à insérer manuellement les états de veille pour répondre aux spécifications du dispositif. La synchronisation dépend de la vitesse de la DRAM et est indépendante de la vitesse du bus système. Cesont ces limitations de la synchronisation qui ont conduit au développement de la SDRAM. La SDRAM est en grande partie une DRAM rapide avec une interface synchrone à grande vitesse. Les signaux d'entrée/sortie et de contrôleur sont synchronisés avec une horloge externe, ce qui offre de nouvelles options au concepteur. Des circuits d'interface simplifiés et un débit de données élevé peuvent être obtenus en utilisant la SDRAM par rapport à la DRAM conventionnelle.

  • Vydavateľstvo: Editions Notre Savoir
  • Rok vydania: 2022
  • Formát: Paperback
  • Rozmer: 220 x 150 mm
  • Jazyk: Francúzsky jazyk
  • ISBN: 9786205313817

Generuje redakčný systém BUXUS CMS spoločnosti ui42.