- Nemecký jazyk
HYBRIDE SPEICHERSYSTEME DER KLASSE
Autor: Y. Lavanya
In diesem Projekt wird der Entwurf eines sicheren Systems zur doppelten Integritätsprüfung unter Verwendung von Speichern der Hybridklasse umgesetzt. Grundsätzlich sind die integrierten Chips sehr kompliziert, um die Dichte des Chips zu erhöhen und die Größe... Viac o knihe
Na objednávku, dodanie 2-4 týždne
36.99 €
bežná cena: 41.10 €
O knihe
In diesem Projekt wird der Entwurf eines sicheren Systems zur doppelten Integritätsprüfung unter Verwendung von Speichern der Hybridklasse umgesetzt. Grundsätzlich sind die integrierten Chips sehr kompliziert, um die Dichte des Chips zu erhöhen und die Größe des Chips zu verringern. Um dies zu überwinden, wird ein SCM-Array implementiert. Der Migration Handler wird die Speicher wie nicht flüchtige Speicher und dynamische Direktzugriffsspeicher verwalten. Die Speicher-Controller-Bank kontrolliert die gespeicherten Daten, die vom NVM- und DRAM-Manager stammen. Nun werden diese gespeicherten Daten mit Hilfe des Double Integrity Controllers vermischt. In diesem werden Lese- und Schreiboperationen basierend auf dem W-SCM und R-SCM durchgeführt. Zuletzt werden die erhaltenen Daten in der Cache-Bank des Speichers gespeichert. Aus den Ergebnissen geht hervor, dass das hybride SCM die Verzögerung auf effektive Weise reduziert.SCHLÜSSELWÖRTER: Random Access Memory (RAM), SCM (Storage Class Memories), Dynamic Random Access Memory (DRAM), Non Volatile Memory (NVM), W-SCM (Write Storage Class Memories) und R-SCM (Read Storage Class Memories).
In diesem Projekt wird der Entwurf eines sicheren Systems zur doppelten Integritätsprüfung unter Verwendung von Speichern der Hybridklasse umgesetzt. Grundsätzlich sind die integrierten Chips sehr kompliziert, um die Dichte des Chips zu erhöhen und die Größe des Chips zu verringern. Um dies zu überwinden, wird ein SCM-Array implementiert. Der Migration Handler wird die Speicher wie nicht flüchtige Speicher und dynamische Direktzugriffsspeicher verwalten. Die Speicher-Controller-Bank kontrolliert die gespeicherten Daten, die vom NVM- und DRAM-Manager stammen. Nun werden diese gespeicherten Daten mit Hilfe des Double Integrity Controllers vermischt. In diesem werden Lese- und Schreiboperationen basierend auf dem W-SCM und R-SCM durchgeführt. Zuletzt werden die erhaltenen Daten in der Cache-Bank des Speichers gespeichert. Aus den Ergebnissen geht hervor, dass das hybride SCM die Verzögerung auf effektive Weise reduziert.
SCHLÜSSELWÖRTER: Random Access Memory (RAM), SCM (Storage Class Memories), Dynamic Random Access Memory (DRAM), Non Volatile Memory (NVM), W-SCM (Write Storage Class Memories) und R-SCM (Read Storage Class Memories).
- Vydavateľstvo: Verlag Unser Wissen
- Rok vydania: 2021
- Formát: Paperback
- Rozmer: 220 x 150 mm
- Jazyk: Nemecký jazyk
- ISBN: 9786203790368